Produtos

XA6SLX45T-3FGG484I (vendido do estoque com embalagem original)

Pequena descrição:

Número da peça BOYADE:XA6SLX45-3FGG484I-ND

fabricante: AMD Xilinx

Número do fabricante: XA6SLX45T-3FGG484I

descreva:IC FPGA 316 I/O 484FBGA

expanda em: Automotivo, AEC-Q100, Spartan®-6 LX XA Field Programmable Gate Array (FPGA) IC 316 2138112 43661 484-BBGA


Detalhes do produto

Etiquetas de produto

Propriedades do produto:

MODELO DESCREVER
categoria Circuito integrado (IC)  Integrado  FPGA (Field Programmable Gate Array)
fabricante AMD Xilinx
Series Automotivo, AEC-Q100, Spartan®-6 LX XA
pacote bandeja
Status do produto À venda
número LAB/CLB 3411
Número de elementos lógicos/células 43661
Total de bits de RAM 2138112
número de E/S 316
Fonte de alimentação de tensão 1,14V ~ 1,26V
Tipo de instalação Tipo de montagem em superfície
Temperatura de trabalho -40°C ~ 100°C(TJ)
Pacote/alojamento 484-BBGA
Pacote de dispositivo do fornecedor 484-FBGA (23x23)
Número básico do produto XA6SLX45T

Classificação ambiental e de exportação:

ATRIBUTO DESCREVER
status RoHS Cumprir com a especificação ROHS3
Nível de sensibilidade à umidade (MSL) 3 (168 horas)
estado REACH Produtos não REACH
ECCN 3A991D
HTSUS 8542.39.0001

Características de comutação XA6SLX45T
Todos os valores representados nesta folha de dados são baseados nestes
especificações de velocidade: v1.20 para -3, -3N e -2;e v1.08 para
-1L.As características de comutação são especificadas por velocidade e podem ser designadas como Advance,
Preliminar ou Produção.Cada designação é definida como
segue:
Avançar
Estas especificações são baseadas apenas em simulações e são
normalmente disponível logo após as especificações de design do dispositivo
estão congelados.Embora os graus de velocidade com esta designação sejam
consideradas relativamente estáveis ​​e conservadoras, algumas subnotificações ainda podem ocorrer.
Preliminares
Estas especificações são baseadas em ES completo
(amostra de engenharia) caracterização de silício.Dispositivos e
graus de velocidade com esta designação destinam-se a dar uma
melhor indicação do desempenho esperado da produção
silício.A probabilidade de atrasos na subnotificação é grandemente
reduzido em comparação com os dados do Advance.
Produção
Essas especificações são liberadas assim que a produção for suficiente
silício de um determinado membro da família de dispositivos foi
caracterizado para fornecer correlação completa entre
especificações e dispositivos em vários lotes de produção.
Não há subnotificação de atrasos e os clientes
receber notificação formal de quaisquer alterações subsequentes.
Normalmente, as classes de velocidade mais lenta transitam para Produção
antes das classes de velocidade mais rápidas.
Todas as especificações são sempre representativas do pior caso
tensão de alimentação e condições de temperatura da junção.
Como os membros individuais da família são produzidos em diferentes
vezes, a migração de uma categoria para outra depende
completamente sobre o status do processo de fabricação para cada
dispositivo.
O grau de velocidade -1L refere-se ao Spartan-6 de menor potência
dispositivos.O grau de velocidade -3N refere-se ao Spartan-6
dispositivos que não suportam a funcionalidade MCB.
A Tabela 26 correlaciona o status atual de cada Spartan-6
dispositivo por grau de velocidade.
Teste de características de comutação
Todos os dispositivos são 100% testados funcionalmente.Parâmetros de tempo interno são derivados da medição de padrões de teste internos.Listado
abaixo estão os valores representativos.
Para obter dados garantidos mais específicos, mais precisos e de pior caso, use os valores relatados pelo analisador de tempo estático e
anotado de volta para a lista de rede de simulação.Salvo indicação em contrário, os valores se aplicam a todos os dispositivos Spartan-6.
Características de comutação de entrada/saída/3 estados do bloco IOB
A Tabela 28 (para dispositivos Spartan-6 comerciais (XC)) e a Tabela 29 (para dispositivos Automotive XA Spartan-6 e Spartan-6Q de grau de defesa) resumem os valores de atrasos de entrada de dados específicos do padrão, atrasos de saída que terminam em pads (baseados no padrão) e atrasos de 3 estados.• TIOPI é descrito como o atraso do pad IOB através do buffer de entrada para o pino I de um pad IOB.O atraso varia dependendo da capacidade do buffer de entrada SelectIO.• TIOOP é descrito como o atraso do pino O para o pad IOB através do buffer de saída de um pad IOB.O atraso varia dependendo da capacidade do buffer de saída SelectIO.• TIOTP é descrito como o atraso do pino T para o pad IOB através do buffer de saída de um pad IOB, quando o 3-state está desabilitado.O atraso varia dependendo da capacidade SelectIO do buffer de saída.Consulte o relatório TRACE para obter mais informações sobre atrasos ao usar um padrão de E/S com terminação UNTUNED em entradas ou saídas.


  • Anterior:
  • Próximo:

  • Deixe sua mensagem

    produtos relacionados

    Deixe sua mensagem