Produtos

XC7A50T (gama completa de vendas à vista)

Pequena descrição:

Boyad Número da peça: XC7A50T

fabricante:AMD Xilinx

Número do produto do fabricante: XC7A50T

descreva:IC FPGA 106 I/O 238CSBGA

Tempo de entrega padrão de fábrica original: 52 semanas

Descrição detalhada: Série Field Programmable Gate Array (FPGA) IC 106 2764800 52160 238-LFBGA, CSPBGA


Detalhes do produto

Etiquetas de produto

propriedades do produto:

MODELO DESCREVER
categoria Circuito Integrado (IC)  Incorporado - FPGA (Field Programmable Gate Array)
fabricante AMD Xilinx
Series Artix-7
Pacote bandeja
Status do produto em estoque
Número de LAB/CLB 4075
Número de elementos/unidades lógicas 52160
Total de bits de RAM 2764800
contagem de E/S 106
Tensão - Alimentado 0,95V ~ 1,05V
tipo de instalação Tipo de montagem em superfície
Temperatura de operação 0°C ~ 85°C (TJ)
Embalagem/Invólucro 238-LFBGA, CSPBGA
Embalagem do dispositivo do fornecedor 238-CSBGA (10x10)
Número básico do produto XC7A50

reportar um erro
Classificação Ambiental e de Exportação:

ATRIBUTOS DESCREVER
status RoHS Compatível com a especificação ROHS3
Nível de Sensibilidade à Umidade (MSL) 3 (168 horas)
estado REACH Produtos não REACH
ECCN EAR99
HTSUS 8542.39.0001

Características DC
Ficha de dados Artix-7 FPGAs:
Características de comutação DC e AC
DS181 (v1.27) 10 de fevereiro de 2022
Especificação do produto
Tabela 1: Classificações Máximas Absolutas(1)
Símbolo Descrição Min Max Unidades
Lógica FPGA
VCCINT
Tensão de alimentação interna -0,5 1,1 V
VCCAUX
Tensão de alimentação auxiliar -0,5 2,0 V
VCCBRAM
Tensão de alimentação para as memórias RAM do bloco –0,5 1,1 V
VCCO
Tensão de alimentação dos drivers de saída para bancos de E/S HR –0,5 3,6 V
VREF
Tensão de referência de entrada -0,5 2,0 V
VIN(2)(3)(4)
Tensão de entrada de E/S –0,4 VCCO + 0,55 V
Tensão de entrada de E/S (quando VCCO = 3,3 V) para VREF e padrões de E/S diferencial
exceto TMDS_33(5)
–0,4 2,625 V
VCCBATT
Fonte de backup de bateria de memória chave –0,5 2,0 V
Transceptor GTP
VMGTAVCC
Tensão de alimentação analógica para os circuitos transmissor e receptor GTP –0,5 1,1 V
VMGTAVTT
Tensão de alimentação analógica para os circuitos de terminação do transmissor e do receptor GTP –0,5 1,32 V
VMGTREFCLK
Tensão de entrada absoluta do relógio de referência –0,5 1,32 V
Tabela 2: Condições operacionais recomendadas (1) (2)
Símbolo Descrição Mín. Tipo Máx. Unidades
Lógica FPGA
VCCINT(3)
Para dispositivos -3, -2, -2LE (1,0 V), -1, -1Q, -1M: tensão de alimentação interna 0,95 1,00 1,05 V
Para dispositivos -1LI (0,95 V): tensão de alimentação interna 0,92 0,95 0,98 V
Para dispositivos -2LE (0,9 V): tensão de alimentação interna 0,87 0,90 0,93 V
VCCAUX
Tensão de alimentação auxiliar 1,71 1,80 1,89 V
VCCBRAM(3)
Para dispositivos -3, -2, -2LE (1,0V), -2LE (0,9V), -1, -1Q, -1M: bloco de fornecimento de RAM
Voltagem
0,95 1,00 1,05 V
Para dispositivos -1LI (0,95 V): tensão de alimentação do bloco RAM 0,92 0,95 0,98 V
VCCO(4)(5)
Tensão de alimentação para bancos HR I/O 1,14 – 3,465 V
VIN(6)
Tensão de entrada de E/S –0,20 – VCCO + 0,20 V
Tensão de entrada de E/S (quando VCCO = 3,3 V) para VREF e padrões de E/S diferencial
exceto TMDS_33(7)
–0,20 – 2,625 V
IIN(8)
Corrente máxima através de qualquer pino em um banco energizado ou não energizado quando
polarização direta do diodo de fixação.
– – 10 mA
VCCBATT(9)
Tensão da bateria 1,0 - 1,89 V
Transceptor GTP
VMGTAVCC(10)
Tensão de alimentação analógica para os circuitos transmissor e receptor GTP 0,97 1,0 1,03 V
VMGTAVTT(10)
Tensão de alimentação analógica para os circuitos de terminação do transmissor e do receptor GTP 1,17 1,2 1,23 V


  • Anterior:
  • Próximo:

  • Deixe sua mensagem

    produtos relacionados

    Deixe sua mensagem